This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS15BR401:不同输出电压

Guru**** 2502205 points
Other Parts Discussed in Thread: DS92LV040A, SN65LVDS250, DS92001

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1246521/ds15br401-different-output-voltages

器件型号:DS15BR401
主题中讨论的其他器件:SN65LVDS250、DS92LV040A、 DS92001

尊敬的支持团队:

我们在电路中使用了其中的两个器件、以使其变为双向。 我们拥有交流耦合信号和另一个具有直流耦合的电路(如图所示)。

问题仅发生在直流耦合中。

馈入具有相同信号的两个输入(2个差分信号) 数据表 ),设备输出两个不同的 DS 级别。 一次作为 LVDS、支持~700mV Vpp (信号 B_7_IO_B2B)、一次使用

~200mV Vpp (信号 B_10_IO_B2B)。

 

事实列表很小:

-信号发生器向输入端发送800mV Vpp (信号 B_7_IO_buff 和 B_10_IO_buff)

- DS15BR401TSQ/NOPB 由3V3供电并且相互锁定(Output_Enable_2_Class_B_LVTTL INV_Output_Enable_2_Class_B_LVTTL)

-100R 是终端电阻器

-A 转换为交流耦合(输出端串联100nF 电容器)可以解决问题,但并不理想。

 

示波器图像(请参见附录)显示了在相应端接电阻的电路图左侧测量的两个信号对(分别为 B_7_IO 和 B_10_IO)。 B_10_IO 处的电压电平仅约为100mV (对应于 EyeHeight 200mV)、根据数据表、该电压电平应至少为250mV (对应于 EyeHeight 500mV)。

 

B_7_IO_B2B 信号对中电压摆幅较低的原因可能是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的弗里德里希:

    交流耦合的工作原理以及直流耦合存在问题、这说明这两个器件的输入和输出共模电压是彼此对抗的。  

    此外、当您像使用现有器件一样使用这些器件时、由于路径未被使用、我们必须小心地处理存根。 相反、是否可以使用小交叉点(例如 DS25CP104)来隔离输入和输出。 对我来说、这使得它成为更可靠的长期解决方案。

    此致、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nasser:

    感谢您的快速回答! 现在、我们很难在数据表中找到任何提示来确定该问题。

    但根据您的建议、我们找到了 SN65LVDS250、并询问我们这款器件是否同样可靠?

    此致、

    弗里德里希

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的弗里德里希:

    SN65LVDS250也应该没问题。 主要作用是隔离输入和输出。

    此致、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我遇到的问题是、我需要两个额外的元件来隔离 DS15两侧的输入和输出。

    交流耦合工作的事实和我们有直流耦合问题,这告诉我们这两个部件的输入和输出共模电压正在相互对抗。  [/报价]

    如果通过 PWDN 引脚停用了另一个组件、它们如何相互对抗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的弗里德里希:

    甚至在断电模式下、器件也可能施加恒定的高电平或恒定的低电平、或强制施加某些电平。 交流耦合使输出/输入结构独立于这些直流条件。

    尊重,纳赛尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Chaoqun Wu 说:
    SN65LVDS250也可以。 主要点是隔离输入和输出。

    那么、该设置是否起作用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的弗里德里希:

    您将 LVDS 部件的输入和输出连接在一起-输入和输出上的双端接。 这不是我所想的。 我们的想法是使用两个输入、然后将其移至该交叉点、因此我们会对这两个输入进行复制。 请注意下面的方框图:

    此致、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、如果我只想在一个方向上操作、这会起作用。 但此处的目标是使用 LVDS 双向缓冲器、我们找不到适合这种需求的元件。 这就是为什么我们选择一个没有输出端接的组件来获得这种双向特性。

    是否存在可以购买的双向 LVDS 缓冲器?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Friedrich、

    我说您需要双向数据传输。

    DS92LV040A 如何? 下面是指向此器件数据表的链接:

    https://www.ti.com/lit/ds/symlink/ds92lv040a.pdf?ts=1689871513589&ref_url=https%253A%252F%252Fwww.google.com%252F

    此致、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的提示、这是我们搜索的结果、但由于数据速率更高、最高可达200MHz、是否有任何类似的结果?

    此外、是否还有其他方法可以使用这种数据速率构建双向 LVDS 缓冲器、就像我们在第一张图片中尝试的那样?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的弗里德里希:

    我不知道其他器件。

    我还要将此分配给其他 TI 产品系列、看看他们是否知道更高数据速率的双向 LVDS。

    此致、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Friedrich、

    与 DS92LV040A 样式类似、我们拥有 DS91M040。 遗憾的是、这是我们的最高速度 LVDS 收发器(250 Mbps)。

    此致、

    约什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您提供的信息。 我们找到了 DS92001、并决定使用命名组件创建我们自己的双向设置。

       您认为我们的想法可能会出现什么问题吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Friedrich、

    看一下原理图、我没有看到任何问题。 让我询问一位同事、看看他们是否有任何评论。 很快更新。

    此致、

    约什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Friedrich、

    感谢您的耐心。 是的、我们看不到上述设置有任何问题。 该电路设置为半双工总线。 我们需要确保阻抗匹配总线负载、以尽量减少反射。

    此致、

    约什