This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MAX3237E:MAX3237E DIN 高阻抗

Guru**** 2513185 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1319941/max3237e-max3237e-din-high-impedance

器件型号:MAX3237E

大家好、
DIN 引脚问题。

问题1: 当 DIN 连接为高阻抗时、DOUT 的逻辑是什么?
问题2. DIN 是否具有电阻等内部保护功能?
问题3: 是否可以保证高阻抗正常工作?

工作条件
VCC:3.3V
SHDN:VCC
Mbaud:GND
EN:GND

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当 DIN 引脚断开时、它处于悬空状态、其值可能为低电平或高电平或振荡。 请勿这样做;请参阅 [FAQ]慢速或浮点输入如何影响 CMOS 器件?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ken:

    1) 1)当 DIN 悬空时、DOUT 未定义且可能会振荡-正如 Clemens 也提到的  千万不要来这里 。 在 DIN 上添加上拉或下拉电阻、以防止输入悬空。  

    2) 2)它的高阻抗输入和保护由数据表中列出的绝对最大值和建议运行条件提供。  

    3) 3)否-几乎可以保证失败(可能是灾难性的)   

    此致!

    帕克·道德森。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答。
    我理解普通 CMOS 接口。