This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65MLVD082:用于接收器芯片的端接电阻应为100 Ω 或50 Ω

Guru**** 2535750 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1338862/sn65mlvd082-the-termination-resistor-used-for-the-chip-at-receiver-should-be-100-ohm-or-50-ohm

器件型号:SN65MLVD082

您好!

请指定要在接收器侧使用的端接电阻器。

我们正在使用 FPGA 接收来自相同 make 的 LVDS 驱动器的信号、还具有相同 make 的接收器。

P/N 线路上的终端电阻是多少。

此致、
拉杰什·汉纳

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Rajesh:

    多点总线需要在总线的两端终端 、标称电阻为100欧姆。 如果有任何总线负载会改变总线的有效特性阻 抗、请考虑选择端接值、以尝试更好地匹配总线的特性阻抗。  (但选择100 Ω 可以简化设计)。

    这可以通过观看此 TI MLVDS 培训视频: LVDS | TI.com 了解

    此外、本文还 提供了资源: 新 TIA 标准实现多点 LVDS - EDN

    此致、Amy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的快速响应。

    您还能不能告诉我们使用49.9欧姆时会发生什么情况。

    此致、
    Rajesh Khanna。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    抱歉再问其他问题、我们的硬件中使用了49.9欧姆电阻、因此我们发现存在一些不可靠的行为。

    有时数据会 随机解码、而 无法解码信息。 我们以10 Mbps 运行。

    我们在使用100欧姆的其他项目中使用的同一芯片未发现任何问题。

    此致、
    拉杰什·汉纳

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    端接电阻器应与走线/电缆阻抗匹配、即您应用中的100 Ω。

    单向连接在接收器上使用单个电阻器。 多点总线的两端都有终端电阻器、因此发送器看到的负载是两个并联的电阻器、即50 Ω。但是、您仍在使用100 Ω 电阻器。 切勿使用50 Ω 或49.9 Ω 端接电阻。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Rajesh:

    欢迎您、问得好! 如果使用50欧姆端接两端、则可以看到负载与50欧姆并联、即总共25欧姆负载。  

    如果总线的差分阻抗与此显著不同、则系统中会发生许多反射、并降低信号完整性。  

    如果您提到的两个项目中的唯一区别是端接电阻器的阻值、我可能会怀疑总线上会发生多次反射。

    观看此 TI 视频(分钟1:08供进一步参考: LVDS 和 MLVDS 的正确端接)

    此致、Amy