This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS32ELX0421:关闭直流平衡和遥感时的线路速率/图形要求

Guru**** 2513185 points
Other Parts Discussed in Thread: DS32ELX0124, DS32ELX0421

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1343143/ds32elx0421-line-rate-pattern-requirement-when-dc-balancing-and-remote-sensing-are-off

器件型号:DS32ELX0421
主题中讨论的其他器件:DS32ELX0124

我们正在测试一个环回 DS32ELX0124至 DS32ELX0421、其中未使用直流平衡和重复检测。

数据表中指定的 CML 线速率为1.25至3.125Gbps、交替模式为1-0。 这是一个理想的模式,但不寻常。

在接收器端实现可靠的 PLL 锁定所需的最小转换(总计和每10位)是多少?

对上电顺序有什么建议吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Joachim:

    关于最小转换、您指的是哪个信号? 是 TxCLKIN 吗? 输入 DDR 时钟的要求见"LVDS 时序规范"部分。

    我会检查一下我们是否有上电顺序建议并与您联系。

    此致、
    伊克拉姆