This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UB948-Q1:不能以位时钟频率发送 I2S 数据

Guru**** 2589300 points
Other Parts Discussed in Thread: TAS2505, DS90UB948-Q1, DS90UB925Q-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1348762/ds90ub948-q1-i2s-data-cannot-be-transmitted-by-bit-clock-frequency

器件型号:DS90UB948-Q1
主题中讨论的其他器件:TAS2505、、 DS90UB925Q-Q1

尊敬的专家:

我的客户正在考虑  SER (DS90UB925)和 DES (DS90UB948) 、有疑问。

如果您能提供建议、我将不胜感激。?

——

从 I2S 主器件到音频放大器(TAS2505)的 I2S 数据(通过 SER (DS90UB925)和 DES (DS90UB948)。
数据位为16位。

位时钟降低时、无法播放2kHz 音频。

情况
(1)要使用 TAS2505播放2kHz 纯音调、
当我以 LR CLOCK8kHz 将正弦波数据从 I2S 主器件发送到 TAS2505时、无法播放声音。

(2)当我升高位 CLK 并将 LR 时钟设置为32kHz 时、我能够得到所需的声音高达1kHz、但声音在该频率的上方有所不同。

(3)通过进一步增加位 CLK 并将 LR 时钟设置为64kHz、现在可以播放高达2kHz 的频率。

问题

(1)除非使用至少是您要播放频率的32倍的 LR 时钟传输声音、否则无法播放声音。
SER (DS90UB925) DES (DS90UB948)中是否存在设置错误?

(2)关于 DS90UB948、DES 寄存器"7.7.1.49 I2S_DIVSEL 寄存器(地址= 0x3A)"、
与复位值(0x0)一起使用时、串行器的时钟输入是否会按原样输出?
请告诉我它是如何转换的。

(3) I2S 位 CLK、I2S CLK、PCLK (串行器)和 MCLK (解串器)之间是否应观察到关系?

——

感谢您提前提供的巨大帮助。

此致、

真一市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shinichi:

    感谢您的提问。 我将在星期一与您联系、非常抱歉耽误时间。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shinichi:

    您能告诉我 I2S 频率是多少吗?

    (3) I2S 位 CLK、I2S CLK、PCLK (串行器)和 MCLK (解串器)之间是否存在应观察到的关系?

    对于 DES、位时钟(I2S_CLK)支持介于1 MHz 和< PCLK/2或< 13 MHz 的较小值之间的频率。 对于 SER、请参阅下表:

    我仍在研究另一个问题。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ben:

    感谢您的答复。

    客户有其他问题。

    您能提供建议吗?

    ——

    (1)关于解串器 ds90ub948-Q1
    >位时钟(I2S_CLK)必须介于1MHz 和 PCLK/2或13MHz 之间。

    是否识别出串行器 PCLK 的时钟输入变为 DES'PCLK?

    在这种情况下、由于串行器 PCLK 输入为74.25MHz、因此上限时钟为13MHz、小于 PCLK/2。
    换句话说、了解位时钟可以在1MHz < I2S_CLK < 13MHz 的范围内是否正确?

    (2)关于串行器 ds90ub925q-Q1
    "表3. 音频接口频率"中列出的组合是否仅与输入兼容?
    或者、您是否只是列出了可用范围内的典型组合?

    数据字大小(16/24)是否根据每个数据字的位数而不是根据 L/R 组合正确?

    (3)这是否意味着在下列情况下不能使用它?
    I2S CLK= 2.074MHz
    数据字大小为16位(L/R 总32位)
    采样率为66.368kHz 1/(1/16 2.074MHz 位* 2)

    ——

    感谢您的大力帮助与合作。

    此致、

    真一市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shinichi:

    (1)关于解串器 ds90ub948-Q1
    >位时钟(I2S_CLK)必须介于1MHz 和 PCLK/2或13MHz 之间。

    是否识别出串行器 PCLK 的时钟输入变为 DES'PCLK?

    在这种情况下、由于串行器 PCLK 输入为74.25MHz、因此上限时钟为13MHz、小于 PCLK/2。
    换句话说、了解位时钟可以在1MHz < I2S_CLK < 13MHz 的范围内是否正确?

    [/报价]

    是的。

    (2)关于串行器 ds90ub925q-Q1
    "表3. 音频接口频率"中列出的组合是否仅与输入兼容?
    或者、您是否只是列出了可用范围内的典型组合?

    数据字大小(16/24)是否根据每个数据字的位数而不是根据 L/R 组合正确?

    (3)这是否意味着在下列情况下不能使用它?
    I2S CLK= 2.074MHz
    数据字大小为16位(L/R 总32位)
    采样率为66.368kHz 1/(1/16 2.074MHz 位* 2)

    [/报价]

    该表列出了一些示例、但这些值都与 EachOther 相关。 那么、你的#3中的示例将会起作用。

    此致、

    [/quote]
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ben:

    感谢您的答复。

    我了解它可以用于满足客户的情况。

    我向客户发送了信息。

    感谢您的大力帮助与合作。

    此致、

    真一市