This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DSI84-Q1:如何特意生成 IRQ

Guru**** 2386600 points
Other Parts Discussed in Thread: SN65DSI84-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1350254/sn65dsi84-q1-how-to-intentionally-generate-an-irq

器件型号:SN65DSI84-Q1

您好!

作为硬件评估的一部分、我想评估 SN65DSI84TPAPRQ1的 IRQ 引脚的波形。

看看产生 IRQ 的原因、我认为有意生成 IRQ 是很困难的、但请告诉我是否有办法通过设置内部寄存器等来生成 IRQ。

谢谢。

科诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    仅当 SN65DSi84-Q1出现错误时、才会生成 IRQ。

    这就是如何屏蔽/使用错误作为触发器、以及每个错误的含义。

    最好的方法是发送不正确的 DSI 时钟频率、使信号链断开并生成 IRQ 事件。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    我是否理解过、即使停止时钟输入也会生成 IRQ?
    PLL 锁定后、时钟输入停止并且 PLL 解除锁定。

    谢谢。

    科诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、只要器件通电、IRQ 和 I2C 通信就可以工作、PLL 的状态与此无关。