This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TFP410:TFP410 -内部确定性? 对双链路 DVI 使用两个并行链路?

Guru**** 2524500 points
Other Parts Discussed in Thread: TFP410

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1375190/tfp410-tfp410---internally-deterministic-use-two-in-pararlel-for-dual-link-dvi

器件型号:TFP410

工具与软件:

您好!

TFP410内部是否具有确定性-如果我有两个器件使用相同的控制信号(DE/xSYNC)由相同的源计时、并且我提供定时和同步的输入数据、使用两个器件来提供双链路 DVI 连接是否合理? (未使用第二个器件的 CK 输出)

以另一种方式问:如果我馈送两个输入相同的 TFP410器件、它们的输出是否会保证相同、即器件内没有亚稳态分辨率/时钟域交叉?

如果复位与每个器件都是异步的、该怎么办? 如果在不同的时间通过 I2C 访问这两个部件该怎么办? 输出是否仅依赖于具有固定数量流水线延迟的电流输入?

非常感谢

Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Paul

    尚未在双链路应用中评估 TFP410。  使用 TFP410时、我看到的主要问题是双链路的器件间偏移。 很遗憾、我没有 TFP410的器件对器件偏斜数据。

    谢谢

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    感谢您提供反馈、这是否意味着器件间偏斜信息在任何地方都不可用?

    我认为另一种方法是使用 FPGA 进行串行化、这需要 TMDS 驱动器/转接驱动器/重定时器等 这种类型的 TI 产品是否进行了器件间偏斜设计?

    此致

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Paul

    大家是否有可以分享的方框图? 假设 FPGA 是交流耦合输出、则您可以 使用 DP159 ( https://www.ti.com/lit/ds/symlink/sn65dp159.pdf) 作为潜在的解决方案。 但是、由于我们的 DVI/HDMI 器件都不是为双 DVI 链路目的而设计的、因此我们没有器件间偏移数据。

    谢谢

    David