This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS125DF1610:如何改善 CDR 抖动?

Guru**** 1895605 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1405341/ds125df1610-how-to-improve-the-cdr-jitter

器件型号:DS125DF1610

工具与软件:

您好  e2e 支持、

在我们的应用中、我们连接了机器、因此、多达13个级联重定时器。

如与 TI 支持团队讨论、级联重定时器会导致抖动峰值。

更高质量的25MHz 时钟(REF_CLK_IN)(更好的稳定性和更低的相位噪声)是否可以改善 CDR 抖动(或降低其他重定时器元件所增加的噪声)?

更高质量(更少噪声)的2.5V 电源是否可以改善 CDR 抖动(或降低其他重定时器元件带来的噪声)?

此致、

Matthieu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     马蒂厄、您好!

     该器件中的 REF_CLK_IN 用于使内部 VCO 大致达到 CDR 锁定的正确频率、但实际上并不用于 CDR 的时钟生成。  因此、我们不希望通过更高质量的 REF_CLK_IN 来改善 CDR 抖动。

    一个更好质量的2.5V 电源也许会有所帮助。  提供该电源是为了减少 CDR 带宽内的抖动。

    您能否分享有关最多级联13个重定时器的更多详细信息?  这不是我们通常看到的。

    谢谢!

    Drew