This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83867IR:与自动协商相关的查询

Guru**** 2390755 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1437644/dp83867ir-queries-related-to-auto-negotiation

器件型号:DP83867IR

工具与软件:

大家好、团队成员:

我的一位客户正在考虑 使用 DP83867IRRGZ 作为其向上项目。 他们提出了以下问题,请帮忙回答。

他们认为 DP83867IRRGZ 以太网 PHY 是未来用于通信接口器件的1Gbps 应用的强大竞争者、并计划继续使用 RGMII 接口。 您能否确认这些器件是否支持与 RGMII 接口进行自动协商、特别是考虑到我们连接的主机模块仅以100Mbps 的速率运行? 此外、请确认双工模式(全双工和半双工)的自动协商能力。

 

请。 以下查询 也提供帮助。

 

  1. 确保 VDD1P0是否为模拟电源。 我们的理解是、它是一个模拟电源
  2. 从 FPGA 向两个 PHY (两个 PHY 均为 DP83867IRRGZ)共享同一个 MDO 信号的任何风险
  3. 从 FPGA 向两个 PHY (两个 PHY 均为 DP83867IRRGZ)共享同一 MDIC 信号的任何风险
  4. CLK_OUT 的用途是什么。 如果以1Gbps 的速率保持悬空、可能会产生什么影响。
  5. 如果 JTAG 引脚未被使用、可以上拉 JTAG_TDO、JTAG_TMS、JTAG_TDI 和下拉 JTAG_CLK
  6. INT/PWDN 引脚状态:中断期间是用作输出或输入的引脚

此致、

Mitesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Mitesh!

    很高兴听到客户正在考虑使用我们的 DP83867! 是的、所有 MAC 接口(包括 RGMII)都支持自动协商、并且适用于全双工和半双工通信。

    1. 是的、VDD1P0是模拟电源
    2. 什么是 MDO 信号? 您指的是 MDIO 吗?  
    3. 是指 MDC 吗?
      1. MDC 和 MDIO 信号都可以在两个 PHY 和 FPGA 之间共享
          1. MDC 线从 FPGA 连接到两个 PHY
          2. MDIO 线路从 FPGA 连接到两个 PHY
      2. 唯一的要求是将雷达编程到不同的 PHY 地址中
    4. 仅是一个可在需要时连接到其他组件的输出时钟。 有些应用(如 SyncE)需要 PHY 输出 MDI 发送时钟
      1. 默认情况下、CLKOUT 输出输入时钟(25MHz)、可以检查该情况以验证 PHY 是否处于活动状态。
        1. 建议保留一个测试点以用于调试目的。
      2. 如果客户不使用 CLKOUT、则可以将其保持悬空/无连接。  
    5. 如果 JTAG 引脚未被使用、它们可被保持悬空/无连接
    6. 如果配置为 INT、则该引脚将是输出

    此致、

    Alvaro

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Alvaro 的输入。

    客户提出的问题很少。

    我还想进一步说明 DP83867IRRGZ 的碰撞检测功能。 您能给我们介绍一下使用 RGMII 接口启用碰撞检测的各种方法吗? 我确定的一种方法是将 LED 引脚配置为0100以进行碰撞指示。

     但是、我们可能需要将全部三个 LED 引脚重新用于其他功能。 如果是这种情况、您能否告知是否有其他方法可以监测碰撞检测?

    此致

    Mitesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alvaro:

    除了先前的问题、客户提出了一些其他问题、请。 有助于做出回应。

         还有一些要点需要澄清。

     

    1. Strap 867的 PHY 地址:在使用 FPGA 的通用信号时,您提到了将 PHY 地址绑定。 请建议如何实现。 请参阅 PHY 867数据表、MDC 和 MDIO 引脚类型为 I、PD 和 I/O 在这种情况下如何自举引脚。
    2. 希望没有 EOL DP83867IRRGZ。 请澄清。
    3. DP83867IRRGZ 的碰撞检测功能。 您能给我们介绍一下使用 RGMII 接口启用碰撞检测的各种方法吗? 客户确定的一种方法是将 LED 引脚配置为0100以进行碰撞指示。 但是、它们可能需要将全部三个 LED 引脚重新用于其他功能。 如果是这种情况、您能否告知是否有其他方法可以监测碰撞检测?
    4. 对于选择 LAN 变压器、他们可以看到 HX5008FNL 是 TI 推荐的器件、但很遗憾、该器件处于 NRFD 状态。 考虑到成本、他们考虑使用 TDK (制造为 B78476A8251A003)继续发展。 请告知该器件是否适合与 DP83867IRRGZ 集成。
    5. 他们希望获得有关 LAN 变压器匝数比容差的建议。 在数据表中、建议使用容差为2%的器件。 使用3%和5%的器件是否存在任何风险。 他们可以看到、Pulse、Wurth 和 ATEK 除外、其提供的器件具有3%和5%的容差。
    6. 一般而言、在 RGMII 接口中使用 DP83867IRRGZ 时、客户是否需要注意数据表中未提供的任何主题。
    7.  客户想了解他们是否可以仅在2.5V 用于 IO 时使用 DP83867IRRGZ、或者 IO 必须使用两个电源配置(2.5V 和1V)

    此致

    Mitesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitesh:

    1. 请参阅 数据表的 Strap 配置部分
    2. DP83867目前没有停产的计划
    3. RGMII 中未使用碰撞、为什么客户要寻找?
    4. 请将 B78476A8251A003的规格 数据表中的表8-1进行比较
      1. 如需查看规格、请参阅此常见问题解答
    5. DP83867已通过匝数比容差为2%的变压器的验证。 如果不满足此规格、我们无法保证性能。
    6. 我们看到 RGMII 的最常见问题是为 RX 和 TX 时钟设置延迟。 请查看 数据表中的图6-4和图6-5 、以及常见问题解答 RGMII 时序:对齐和移位模式 
    7. 1V 是必需的、 单个2.5V 电源可以为 VDDA2P5和 VDDIO = 2.5V 提供电压

    此致、

    Alvaro

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alvaro,

    客户希望进一步了解 RGMII 上的碰撞检测、因为这对他们来说是一个新主题、您的意思是说碰撞检测功能与 RGMII 无关、如果是、您能告诉 我们原因可能是什么。

    此致、

    Mitesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitesh:

    COL 功能只用于半双工模式。 对于全双工、该引脚将保持低电平。 在 RGMII 中、该引脚未使用、冲突由 MAC 处理。 更多信息、请参阅 RGMII 标准。

    e2e.ti.com/.../4527.RGMIIv1_5F00_3.pdf 

    此致、

    Alvaro

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alvaro:

    客户提出的问题不多。

    1. 我们看到了 ESD 和发射的数据、TI 在浪涌和突发测试期间是否进行了性能分析。
    2. 提供的 JTAG 引脚是否应用于边界扫描目的。
    3. https://www.ti.com/lit/an/snla237/snla237.pdf?上提供的功耗数据 ts = 1733809730702&ref_url=https%253A%252F%252Fwww.ti.com%252Fproduct%252FDP83867IR 限制为50%。 您能告诉我为什么会这样。 是否有办法获得100%利用率@25°C、@85°C 和@°C 的数据,(条件: VDDIO : 2.5V , VDDA : 2.5V 和 Vcore : 1V, VDDIO : 3.3V, VDDA : 2.5V 和 Vcore : 1V)

    请。 以上三个问题的帮助。

    此致、

    Mitesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitesh:

    请允许我再过一天进行审查和回复。

    此致、

    Alvaro

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitesh:

    您在寻找哪些 ESD 浪涌和突发测试标准?

    是的、JTAG 可用于边界扫描。

    我不确定功耗应用手册(snla241)使用的数据利用率为50%、恐怕这就是我们所拥有的数据。  

    此致、

    Alvaro

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alvaro,

    我们如何获得100%利用率的功耗?  

    对于 ESD 浪涌和突发数据、我们有什么数据? 我知道这些是系统级实现、但是每次都通过 EVM 或参考进行测试 设计也没问题。

    此致

    Mitesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitesh:

    我可以问您在 IEC 测试中需要 ESD 和浪涌等级是多少?

    ——

    此致、

    Hillman Lin