This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LVDT41:输入端上的下拉电阻器-为什么?

Guru**** 2391415 points
Other Parts Discussed in Thread: SN65LVDS31

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1466196/sn65lvdt41-pull-down-resistors-on-inputs---why

器件型号:SN65LVDT41
主题中讨论的其他器件:SN65LVDS31

工具与软件:

您好!

数据表的布局部分(以及 SN65LVDS31_33 EVM 的原理图)显示了单端输入上的49.9 Ω 下拉电阻器。 但是、数据表本身似乎未提及这些内容。

这些是必需的吗? 该值看起来非常低、可能会显著加载 SPI 总线。

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Supira、您好!

    该 EVM 可接受波形发生器的50欧姆阻抗输出。 这将允许将信号源设置为该引脚所需的输入电压、以便在实验室环境中评估器件。 在实际应用中、此电阻的信号驱动器可能不是50欧姆阻抗源、因此不需要该电阻器。 您可以选择使用高阻值偏置电阻、即使禁用信号驱动器、也能确保信号处于已知状态。 然而、由于每个输入也有一个弱内部下拉电阻、这并不是器件正常工作的要求。  

    如果您有任何其他问题、请告诉我。  

    此致、  
    Eric Schott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、Eric。 我将在应用中将其关闭。

    非常感谢!