This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO7740:是否可以消除上电时的 H 电平脉冲?

Guru**** 2411010 points
Other Parts Discussed in Thread: ISO7740

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/isolation-group/isolation/f/isolation-forum/821637/iso7740-can-the-h-level-pulse-at-powered-up-be-removed

器件型号:ISO7740

 大家好、

 我的一位客户正在为其新产品评估 ISO7740 (无 F 版本)。 在评估过程中、他们观察到 ISO7740 加电时、ISO7740输出产生了一个短脉冲(微秒级)。

 我想 知道 是否有任何对策来消除短脉冲。  如果有任何对策、您能 告诉我 吗?  是否只能通过移除短脉冲 将 ISO7740替换为 ISO7740F?  

 非常感谢您的答复。

 谢谢 、此致、

 Kazuya。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Nakai - San、

    上电期间输入的状态是什么? 客户正在执行什么电源序列? 例如、Vcc1先通电、然后是 Vcc2。  

    尊敬的、

    Lucas Schulte

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好 Lucas、

     感谢你的答复。

     器件初级侧的输入电平是器件上电时的 L 电平。 VCC1和 VCC2上电时序几乎相同。

     但客户现在使用的是 ISO7740 (无 F 版本)。 器件默认输出为 H 电平。

     客户期望二次侧的输出在加电时不输出"H"电平。

     我可能认为消除 H 短脉冲没有任何对策。  我的理解是否正确?

     再次感谢、致以诚挚的问候、

     Kazuya。

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kazuya-San、

    感谢卢卡斯提出的意见。

    正如我们在另一篇 E2E 文章(下面的链接)中讨论的那样、加电后、ISO7740的输出将首先进入几 µs μ s 的默认状态、然后开始跟随输入。 如果在输出上电时输入保持低电平、则为是、则预期输出端会出现一个小的正脉冲。 解决此问题的最佳方法是使用 ISO7740F 或使输入与默认状态相同(在本例中为高电平)。

    请告诉我这是否能回答您的问题、谢谢。

    此致、
    Koteshwar Rao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好、Rao、

     非常感谢您的回复。

     我了解到去除输出高电平脉冲的最佳方法 是将 ISO7740替换为 ISO7740F。

     再次感谢、致以诚挚的问候、

     Kazuya。