This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO7841:OUT 引脚上的输入信号

Guru**** 2382340 points
Other Parts Discussed in Thread: ISO7841, ISOW7841
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/isolation-group/isolation/f/isolation-forum/636363/iso7841-input-signal-on-out-pin

器件型号:ISO7841
主题中讨论的其他器件: ISOW7841

大家好、

我们在 OUT 引脚上输入高电平信号、发现该信号被拉至 GND。 这是正常症状吗?

ISO7841中是否有任何内部下拉电路?


谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Daniel、您好!

    OUT 引脚将反映提供给 IN 引脚的数据。 如果 IN 引脚为低电平、OUT 引脚也为低电平(拉至 GND)。
    当施加 OUT 处的信号时、相应的 IN 引脚的状态是什么?

    您是否还能说明为什么向 OUT 引脚施加输入信号? 这是为了测试某些特定的系统场景吗?
    谢谢。

    此致、
    Anand Reghunathan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    发生这种情况的原因是 ISO7841 (或 ISOW7841)用于隔离 SPI 器件。 隔离式器件(VCC2侧)仅在通过芯片选择信号启用时驱动隔离式 MISO 信号。 遗憾的是、ISO7841驱动 VCC1侧的 MISO 信号、即使 VCC2侧的 MISO 不由器件驱动。 这可防止 VCC1侧的其他 SPI 器件使用 MISO。

    这可以通过三态缓冲器(例如1G125)来克服、该缓冲器允许 VCC1侧的 SPI 器件在未启用隔离器件时使用 MISO。 它会像这样连接