请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ISO7731-Q1 您好!
我的客户对 ISO77xx 系列的 VCCO 处的输出状态从 PU 过渡到 PD 有一些疑问。
[背景]
我将他们所关注的方框图和时序图显示如下。
ISO77xx 中的 VCCI 与 MCU 是相同的电源轨。
ISO77xx 中的 VCCO 与 LIN 收发器是不同的电源轨。
VCCI = PU
ENx =开路
INx =高电平
VCCO = PU -> PD -> PU
在本例中、它们希望在 OUTx 上保持高电平。
区域1:OUTx =高电平(但是 OUTx 高电平取决于 Vcco 电压。)
区域2:??? (我认为它不会变为低电平状态和高阻态。)
区域3:OUTx =高电平(但是 OUTx 高电平取决于 Vcco 电压。)
[第1季度]
D/S (SLLSEU3A) P.20表2中是否列出了"未确定"的含义?
[第2季度]
OUTx 将处于区域2中的哪种状态?
[第3季度]
是否有办法在区域2中将 OUTx 保持为高电平?
(我接受它取决于 Vcco 电压。)
此致、
Hiroshi Katsunaga