This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO7731-Q1:Vcco 时、输出状态从 PU 转换为 PD

Guru**** 1815690 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/isolation-group/isolation/f/isolation-forum/684815/iso7731-q1-output-state-in-transition-from-pu-to-pd-at-vcco

器件型号:ISO7731-Q1

您好!

我的客户对 ISO77xx 系列的 VCCO 处的输出状态从 PU 过渡到 PD 有一些疑问。

[背景]

我将他们所关注的方框图和时序图显示如下。

ISO77xx 中的 VCCI 与 MCU 是相同的电源轨。

ISO77xx 中的 VCCO 与 LIN 收发器是不同的电源轨。

VCCI = PU

ENx =开路

INx =高电平

VCCO = PU -> PD -> PU

在本例中、它们希望在 OUTx 上保持高电平。

区域1:OUTx =高电平(但是 OUTx 高电平取决于 Vcco 电压。)

区域2:??? (我认为它不会变为低电平状态和高阻态。)

区域3:OUTx =高电平(但是 OUTx 高电平取决于 Vcco 电压。)

[第1季度]

D/S (SLLSEU3A) P.20表2中是否列出了"未确定"的含义?  

[第2季度]

OUTx 将处于区域2中的哪种状态?

[第3季度]

是否有办法在区域2中将 OUTx 保持为高电平?

(我接受它取决于 Vcco 电压。)

此致、

Hiroshi Katsunaga

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Hiroshi-San、您好、

    感谢您发布有关您的查询的所有必要详细信息、请在下面找到我对您的问题的答复。

    [A1]
    是、当 VCCO 为 PD 时、输出处于"未确定"/"未定义"状态。

    [A2]
    在区域2中、VCCO 将小于1.7V。 对于 VCCO <1.7V、输出将处于高阻抗状态。 请注意、根据连接的负载、输出引脚上的寄生电容可能需要很短的时间才能完全放电。

    [A3]
    如您所述、如果没有 VCCO 或输出端任何其他可用电源、则无法将引脚保持在高电平。


    谢谢、此致、
    Koteshwar Rao
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Koteshwar-San、您好!

    感谢您的快速响应和清晰的评论。

    我理解您的所有评论。

    感谢您的合作!

    此致、
    Hiroshi Katsunaga