This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD4027B:j k 触发器的仿真

Guru**** 2387060 points
Other Parts Discussed in Thread: CD4027B, CD4025B
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1484261/cd4027b-simulation-of-j-k-flip-flop

器件型号:CD4027B
主题中讨论的其他器件: CD4025B

工具与软件:

截至今天、在 TI 的 pspice 中、我有一个 JK 触发器的通用模型、该模型不完全是 CD4025B。 当 J 和 K 连接到12V 且时钟脉冲为50kHz 时、即使是通用 JK 触发器也不会切换输出。 愿我得到一个更好的模型,使它工作。 此外、我必须从库中删除.pst 以进行仿真、否则它甚至不会进行仿真。 再进一步希望找到与实际电路相关的问题、比如输入电压在瞬态期间更负、或使用 CD4027B 的任何其他锁存问题。 最好为具有 VCC 和 GND 的 CD4027B 提供一个模型、并像真正的 IC 一样工作。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我们不为锁存器件提供仿真文件、因为会遇到如您所述的问题。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Raghavendra:

    我看到您对我的回答不满意。  

    SPICE 不支持具有锁存器的数字电路。  这些电路可能会在仿真器中产生未知状态并导致收敛错误。

    欢迎您尝试在网上找到、但 TI 不提供。