This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74ALVCH1.6245万:HiZ模式下的活动总线保持输出状态

Guru**** 2390755 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/637063/sn74alvch16245-active-bus-hold-output-state-in-hiz-mode

部件号:SN74ALVCH1.6245万

我正在处理一个应用程序,需要在输入Hi-z状态时禁用输出。  我选择这一部分是因为我们关心为定时目的提供最小传播延迟,但这一部分具有总线保持电路。  根据我的理解,在 将“启用”更改为Hi-Z时,输出的值将保留  如果这是控制闸门,则闸门会被保持,这不是我们想要发生的情况。   

数据表中建议不要使用上/下电阻器,但是我们不使用此部件来控制总线。 它是单向使用的,在特定情况下可能需要禁用(所有输出均为低)。 在本使用案例中,是否可以在输出端使用下拉功能? 如果没有,是否有任何类似的产品正在生产,用于具有类似传播延迟和无总线保持电路的3.3V逻辑?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,John:
    不幸的是,总线保持电路与上/下电阻器的配合不好。

    我建议切换到SN74LVC1.6245万。 3.3V时的tpd为1至4ns -仅1 ns与ALVCH器件的1至3ns不同。