This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G240:SN74LVC1G240

Guru**** 2511415 points
Other Parts Discussed in Thread: SN74LVC1G240

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/656506/sn74lvc1g240-sn74lvc1g240

部件号:SN74LVC1G240

数据 表指示将OE连接到VCC的最小电阻值。 但不存在这样的问题

有关如何计算此值的信息。 那么公式在哪里?

低电平和高电平输出电流具有多个3V值。 为什么?

当5V更典型时,为什么4.5V作为VCC提供? 谁会使用4.5V?

是否有任何示意图显示OUT Y由电气组成?

是否有任何示意图显示A中的电气组成部分?

那么ESD 保护是什么,因为它是有限的? 您能否更具体地说明如何保护输出?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Glenn,欢迎参加论坛,

    似乎您有很多问题,类似于我第一次看到逻辑数据表时遇到的问题。  我将尝试按顺序处理每个问题。

    数据 表指示将OE连接到VCC的最小电阻值。 但不存在这样的问题

    有关如何计算此值的信息。 那么公式在哪里?

    我想您正在讨论数据表的第1页,其中显示"为了确保在通电或断电期间的高阻抗状态,应通过上拉电阻将OE\连接到Vcc;电阻器的最小值由驱动器的电流吸收能力确定。"

    此陈述专门针对将控制器连接到OE\引脚的情况,但也要确保在控制器打开之前,设备保持在高阻抗模式。 通常使用弱上拉电阻(4.7kohm,10kohm和100kohm都是常用值)将引脚保持在高位,直到控制器激活。

    控制器打开后,它将驱动线路低电平,这意味着它必须吸收电阻器的电流。  你要寻找的公式是所有电子产品中最常见的--欧姆定律。  我们的数据表中未列出电流值,因为我们的设备不是驱动线路的设备...它将是您用于打开SN74LVC1G240的任何控制器。

    低电平和高电平输出电流具有多个3V值。 为什么?

    这是一个~40年前做出的决定,我恐怕不能告诉你设计师当时在想什么,但我可以告诉你,更多的信息比更少更好。 如果您正在以3V或接近3V的电压操作此设备,则您有2个数据点作为参考,而不是1个。  

    当5V更典型时,为什么4.5V作为VCC提供? 谁会使用4.5V?

    请注意,数据表中的所有常见电压节点都是如此--我们提供1.65V,而不是2.5V,提供2.3V,而不是3.3V,提供4.5V,而不是5V。  这是因为没有一个供应是完美的,而且许多供应有相当大的差异。  硅的性能随着电压的降低而变得更糟,因此我们在此处提供每个常见电源外壳的最坏情况值(关于Vcc - 10 %)。

    是否有任何示意图显示OUT Y由电气组成?

    是否有任何示意图显示A中的电气组成部分?

    是,不是  没有一家半导体公司会告诉您他们如何准确地设计零件...但是,CMOS设计有很好的记录,而且此器件(以及所有逻辑器件)相对简单。 这种拓扑使用标准CMOS输入和推拉输出拓扑,具有单PHET和单nFET。  此处有一个详细介绍CMOS输入和输出内部的视频:    (您可以跳到1:18以查看我所指的内容)。

    那么ESD保护是什么,因为它是有限的? 您能否更具体地说明如何保护输出?

    该器件受标准ESD保护单元的保护--我不能详细介绍设计,但我可以说,它仅用于制造过程中的保护,任何系统在任何外部端口都应具有额外的ESD,以防止损坏内部IC。

    我希望这对您有所帮助。