This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD74HC4046A:相位比较器2的输出说明

Guru**** 2516170 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1049405/cd74hc4046a-clarification-on-output-of-phase-comparator-2

器件型号:CD74HC4046A

您好!

我希望能在器件数据表的图4中找到一些澄清(如下所示)。

 

图中列出了以下公式作为 Vdemout 行为的特征公式:

VDEMOUT = VPC2OUT=(VCC/μ 4π)(φSIGIN -φCOMPIN μ A);
φDEMOUT =(φSIGIN -φCOMPIN)

 

但是、所示的图与该方程式不匹配。  该图表示特征方程更类似于以下内容:

VDEMOUT =(VCC/μ 4π)(φSIGIN -φCOMPIN μ A)+(VCC/2)

 

我倾向于相信这张图、因为整个电路在0-Vcc 范围内运行、但我想肯定的是、我不做假设。  对这种明显的差异有什么看法?  谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kyle、

    我同意您的评估-- PC2过滤输出的公式应为:

    VDEMOUT =(VCC/μ 4π)(φSIGIN -φCOMPIN μ A)+(VCC/2)

    当上升沿2π 2π μ s 不同步时、PC2信号(平均值)将从 VCC 摆动至0V、而上升沿-μ s 不同步。

    我将在下一个数据表修订版中做一个注释来解决这个问题--并检查我们的其他'4046函数以 查看该误差是否传播过。

    -

    如果您尚未找到它-本应用手册可能对您感兴趣/有帮助: 使用 CD74HC4046A 实现 FSK 调制和解调