This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74HC541:CL = 200pF over 的延迟时间

Guru**** 669750 points
Other Parts Discussed in Thread: SN74HC541
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1018308/sn74hc541-delay-time-for-cl-200pf-over

器件型号:SN74HC541

大家好、

我对 SN74HC541有疑问。
CL = 50pF 和 CL = 150pF 的延迟时间如图1和2所示。

是否有计算 CL = 200pF 时的延迟时间的公式?
或者、是否可以从 CL = 50pF 和 CL = 150pF 的延迟时间中绘制一个图形来推算估算值?

此致、
石田山

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ishiwata-San、您好!

    是的、由于内部延迟、我们预计延迟会随着电容线性增加、偏移很小。

    我建议使用线性插值、或者正如您所说的、使用现有的数据表值绘制一个图形。 这将提供安全的最大延迟估算。

    我还应注意、我不建议超过器件的额定输出电容。 这将导致功耗增加并降低可靠性----我们只对器件进行了高达150pF 的测试。

    通常、如果需要更大的输出电容、我建议添加一些串联输出电阻以降低输出电流。 这通常还有助于在远端产生振铃、因此您最终可以从一个电阻器中获得两个好处。