This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC126A:OE 引脚的下拉电阻器

Guru**** 1183920 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1158393/sn74lvc126a-the-pull-down-resistor-of-oe-pin

器件型号:SN74LVC126A

从数据表中可以看出、为了确保加电和断电期间的高阻抗状态、OE 必须通过下拉电阻连接到 GND
电阻器。 电阻器的最小值由驱动器的拉电流能力决定。

我想知道如何确定电阻器值?

我将 OE 引脚连接到3.3V、并使用一个4.7K 欧姆的下拉电阻器。 没关系吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这种说法有些误导人。 仅当您实际希望输出在上电和断电期间处于高阻抗状态时才需要该电阻器;否则、您可以将其直接连接到 VCC。 该语句 kΩ 最小值而不是最大值;除非您想对 OE 引脚进行极高频率的切换、否则您可以使用任何常见值、如10 μ s。 另请参阅 为漏极开路输出选择合适的上拉/下拉电阻器。