https://e2e.ti.com/support/logic-group/logic/f/logic-forum/980623/txs0104e-one-side-vcc-power-down
器件型号:TXS0104E您好、先生、
我对此器件有一些疑问。
如果 VCCA 仅电源、VCCB 断电。
1) 1) B 侧 I/O 引脚的状态为高阻态?
2) 2) OE 设为 L 时、无电源的 B 端口侧是否会变为高阻抗?
谢谢你。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/980623/txs0104e-one-side-vcc-power-down
器件型号:TXS0104E您好、先生、
我对此器件有一些疑问。
如果 VCCA 仅电源、VCCB 断电。
1) 1) B 侧 I/O 引脚的状态为高阻态?
2) 2) OE 设为 L 时、无电源的 B 端口侧是否会变为高阻抗?
谢谢你。
您好 Rami、
感谢您的回答。
是的、我知道在正常运行时电压应该是 Vcca <= Vccb、
我们考虑在缓冲器中使用 txs0104pwr 来连接 FPGA 和传感器。
连接为:
信号
A 端口:FPGA
B 端口:传感器
电源
A 端口:1.8V
B 端口:来自传感器的2.5V 或3.3V。
在电源接通时、可能只有 VCCA 提供电压。
因此、我确认上述查询、想知道 I/O 状态、确保不存在 IC 损坏的隐藏危险。
我可以在数据表中找到说明。
----------------------------------
8.3.3加电
在运行期间、请确保 VCCA≤VCCB 始终处于运行状态。 在加电排序期间、VCCA≥VCCB 不会
器件、因此任何电源都可以首先斜升。
----------------------------------
它是否也适用于仅为 VCCA 供电的电压?
感谢您的澄清。
此致、
弗兰克、
我不能完全确定我是否在关注您的解释、但我得到的结果是、可能存在 VCCA 在 VCCB 斜升之前已有电的情况。 只要处于该状态时没有信号经过、这就很好。 我知道您的目标是保持 OE 引脚为低电平、使输出处于高阻抗状态、直到 VCCB 通电。 这是正常的、可能没有完全必要的。 但是、如果这正是他们想要做的、OE 以 VCCA 为基准、将其拉低将实现这一目的。
如果您希望器件输出为高阻态、而 Vccb 电源在没有 OE 引脚的情况下关闭、这是 TXB 系列的产品。 它具有 VCC 隔离功能。 因此、当 VCCA 或 VCCB 均处于 GND 时、所有输出均处于高阻抗状态。 不过、TXB 更适合推挽式架构。
请告诉我、我是否在这里正确回答了您的问题
谢谢、
Rami
您好 Rami、
很抱歉我的表达不清楚。
当 VCCB 断电时、不需要 I/O 为高阻态、
我想知道 TXS 系列的 I/O 工作原理。
请再次确认以下几点。
VCCA 电源、VCCB 断电
1) 1) B 侧 I/O 引脚的状态为 H、L、Hi-Z? 哪一个?
2) 2) B 侧 H、L、Hi-Z 上的 I/O 引脚的状态? 哪一个? 当 OE 设为 L 时
谢谢。
弗兰克、
好的、我跟着。 对于这两种情况的一般答案、当 OE 引脚为低电平时、器件处于高阻态、而不是低电平。 对于第一种情况、如果您尝试在此条件下操作它、则我无法保证任何操作、因为这超出了数据表中建议的用例、但我会对此提出警告、因为它可能会损坏器件。
现在、如果您担心 Vccb 尚未上电、但 Vcca 之后很快会上升、但器件开始工作之前、建议保持 OE 低电平以保持高阻态、直到两个电源电压均上升。
请参阅数据表中的:
为了确保加电或断电期间的高阻抗状态、OE 应通过一个下拉电阻器接地;该电阻器的最小值由驱动器的拉电流能力决定。
谢谢、
Rami