This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC74A:加电后的 Q 输出状态。

Guru**** 2391415 points
Other Parts Discussed in Thread: SN74HCS74, SN74LVC1G17

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/975770/sn74lvc74a-q-output-state-after-power-up

器件型号:SN74LVC7Hello、

能否在/CLR 引脚上使用 RC 电路?

我在数据表中看到、输入转换上升和下降时间应以10ns/V 为单位 但我不明白 在这个异步引脚上会有什么问题。

此外、/CLR 引脚上的这种"慢速转换"只会在每次上电时发生。

如果 没有、您是否有解决  方案来确保 Q 输出在加电后处于逻辑电平"0"。(我无法使用 SN74HCS74)。

 

此致。

Sylvain

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sylvain、

    这里最大的问题是电流增加、这可能对强大的 LVC 驱动器不利、请参阅此 常见问题解答。 我建议添加外部施密特触发器、例如 SN74LVC1G17、以处理缓慢转换。