This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LS628:连接和电压转换

Guru**** 670100 points
Other Parts Discussed in Thread: SN74LS628, SN74LS629
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/971749/sn74ls628-connection-and-voltage-conversion

器件型号:SN74LS628
主题中讨论的其他器件: SN74LS629

大家好、团队、

我对 SN74LS628的连接和电压转换有疑问。

是否可以将 SN74LS628的 Z 和 Y 引脚(DC5V 输入到 VCC)直接连接到3.3V IO (FPGA 等、绝对最大额定值为3.85V)?
否则、可能需要使用电压电平转换 IC 等 如果您能告诉我们在这种情况下推荐的 IC、我们将不胜感激。

此致、
梁太郎福井

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    确保 SN74LS628输出电压不会过高的最简单方法是在输出端(从每个输出端到接地端)添加一个负载电阻器。  下面是 LS 系列输出电压与负载电流间的关系图:

    突出显示的曲线表示"高"输出状态。  您可以看到、当输出电流非常小时、电压会增加到电源值。 只要您至少有一个小负载(即使1mA 也能正常工作)、输出就会达到3.5V 或更低。

    该行为来自输出的达林顿对结构:

    对于现代 CMOS 器件、其输入电流可能足够小、以至于达林顿对将不再偏置、并且输出漂移可能高达~μ V VCC。



  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Maier-San、您好!

    感谢您的回答和参考资料。 最后、我收到了客户的回复。

    在回答中、"对于现代 CMOS 器件、其输入电流可能足够小、以至于输出漂移可能高达~μ V VCC。"

    这款现代器件是指 SN74LS629吗? 还是连接到输出的器件?

    此致、
    梁太郎福井

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    福井山、您好!

    我指的是现代 CMOS 输入、例如典型 FPGA 的输入。 SN74LS629既不是现代设计,也不是 CMOS --它是一种非常古老的设计(大约50年),使用双极逻辑。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Maier-San、您好!

    客户将像以下那样将此信号输入到3.3V IO FPGA、因此我想这不会有问题。

    SN74LS628 Z、Y 引脚= 3.3V IO FPGA 引脚
                      |
                    3.3kΩ μ A
                      |
                     GND

    感谢你的建议。 我 还想向我们的客户分享这些信息。

    此致、
    梁太郎福井

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    福井山、您好!

    是的、添加下拉电阻器将确保输出保持在或低于3.5V。