This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV4T125:最大频率

Guru**** 2381750 points
Other Parts Discussed in Thread: SN74LV4T125, SN74LVC125A, SN74LV1T125
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/972191/sn74lv4t125-max-frequency

器件型号:SN74LV4T125
主题中讨论的其他器件: SN74LVC125ASN74LV1T125

大家好、

在我们的其中一个电路板上、SN74LV4T125用于缓冲 SPI 时钟、MOSI 和 CS。 最大值是多少 支持的频率? SPI 以63MHz 的频率运行、我发现它对边沿的放大太多。 请参阅“buffer.png 前后 CM 上的 SPI CLK”。 建议在此频率下使用哪种驱动器/缓冲器? 谢谢。

此致、

Ramon

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在3.3V 时、最快的逻辑系列是 LVC、例如 SN74LVC125A。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Clemens、

    对于 LVC125、我们是否可以帮助测量由63MHz 时钟驱动且具有2ns 边沿的输出边沿时序?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ramon、

    您能否了解驱动的负载类型以及如何执行测量?  我希望 SN74LV1T125在典型的50pF 负载中具有更好的输出波形、但有些测试条件和一些负载条件可能会导致波形发生变化。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Emrys、

    时钟输出通过两个高速连接器(额定频率为10GHz)驱动8pF 输入引脚。
     
    您可以看到边沿随缓冲区变化和不随缓冲区变化。
    此致、
    RJ
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这些连接器及其之间的电缆的电容是多少?

    LVC 器件的信号改善程度如何?