This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD74HC4050:缓冲器 IC 在输入信号关闭后保持更多电流

Guru**** 2510095 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1008385/cd74hc4050-buffer-ic-holds-more-current-after-input-signal-shut-off

器件型号:CD74HC4050

大家好、

你好。 在我们有关 CD74HC4050E 的客户问题上需要您的帮助。 请逐字查看下面的内容。

"我在这两者之间使用 CD74HC4050E 缓冲器 IC、具有100Hz 5Vpk 至 pk 2.5V 失调电压和1%占空比输入信号以及达林顿系统输入引脚。 由于缓冲器 IC Vcc = 5V、因此我为其设置电源。 输入信号和电源共享公共接地。 此外、在信号进入缓冲器 IC 输入之前、输入信号连接了一个50欧姆的下拉电阻器。 我使缓冲器 IC 输出保持开路(未连接)以验证输出信号。 缓冲器 IC Vcc 引脚和 GND 引脚之间连接了一个0.1uF 电容器。

当输入信号关闭时、电源输出电流保持在0安培。 并在输入信号导通后消耗一些电流。
我不理解的是、在我关闭输入信号后、电源电流增加并保持在那里、直到我关闭电源输出。"

这是原理图。

e2e.ti.com/.../TestBoard.sch_2800_1_2900_.pdf

谢谢、此致、

艺术

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Art、

    我没有完全关注这里。 听起来好像电源从关闭开始、输入信号不存在。 此后、向输入施加了信号。 该器件不支持部分断电(即 Vcc = 0V 时输入端的信号)、因此问题可能由此处引起、并且可能会发生某种反向供电。 您能再澄清一下吗?

    如果我有误解、并且电源已开启、但没有电流进入测试阶段、您能否确认电源未钳制电流?

    谢谢、
    Rami  


  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rami、

    客户似乎在 Vcc 未打开的情况下检查了波形、这可能会损坏部件。

    如果他们提供了其他详细信息、我会告诉您。

    谢谢、此致、

    艺术