This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G373:逻辑论坛

Guru**** 1670750 points
Other Parts Discussed in Thread: SN74LVC1G373, SN74LVC1G14, SN74LS279A, SN74LVC2G132
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/892348/sn74lvc1g373-logic-forum

器件型号:SN74LVC1G373
主题中讨论的其他器件: SN74LVC1G14SN74LS279ASN74LVC2G132

您好!

我的客户考虑以下电路。

 

 

 在该电路上、上电后、该输出是否为以下逻辑波形? 请告诉我。

 

 

他希望:

当 D 引脚的输入在加电后变为高电平、此 SN74LVC1G373在 Q 引脚上输出高电平至低电平、并保持低电平。

如果您有任何替代解决方案、请告知我们。

 

谢谢、此致、
M.Hattori。

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    如果您可以保证 Q 输出将开始驱动高电平、则上述电路将正常工作。

    对于时钟器件、不保证输出将以一种或另一种方式驱动(请参阅 https://www.ti.com/lit/an/scha005a/scha005a.pdf)。

    因此、在加电时、如果 SN74LVC1G373 在 Q 上驱动为低电平、这意味着永远不会启用该器件来查看 D 是否被驱动为高电平/低电平。 要解决此问题、需要额外的外部电路。

    如果您有任何其他问题、请随时联系我们。

    谢谢!

    乍得克罗斯比

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Q/LE 信号已经有一个上拉电阻器、所以将其强制为初始高电平的最简单方法是在 OE 上添加一个 R-C 电路、以便在上电后仅在短时间内启用输出。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    后续帖子:

    回波克莱明的帖子:是的、一个简单的 RC 电路会使该电路正常工作。 但是、OE 引脚是低电平有效输入、需要在 RC 和 OE 引脚之间放置一个逆变器。 为此、您可能会考虑使用 SN74LVC1G14。

    谢谢!

    乍得克罗斯比

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    C 至 VCC 和 R 至 GND 不需要反相器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    另一种解决方案是使用设置/复位锁存器。 SN74LS279A 等集成器件仅采用四路封装、但您可以从两个与非门(例如 SN74LVC2G132)构建一个:

    S R latch

    使用 R-C 电路在电时在 S 上生成低脉冲、以将其初始化为高电平状态、并将光耦合器连接到 R

    在功能方面、SN74LVC1G373电路没有太大差异、但 SN74LVC2G132具有施密特触发输入。