请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/896172/sn74avc4t245-psu-ramping
器件型号:SN74AVC4T245主题中讨论的其他器件:SN74AXC4T245
您好!
我希望使用如下 SN74AVC4T245RSV 配置:
Vcca = 1V8、Vccb = 3V3
1DIR = 2DIR = Vcca、即所有信号 A -> B、
由于 PCB 空间限制、我希望 最大限度地减少组件数量、并建议将 DIR 引脚直接连接到 Vcca、并将 NOE 引脚直接拉至 GND。 系统电源排序规定3V3先出现、然后 大约3ms 后出现1V8、 最大值为2ms 斜升时间。 这是与我相关的1V8上升时间。 在我建议的配置中、这是否与安全可靠的启动有关? 如果是、改用 SN74AXC4T245是独立的解决方案、还是我应该考虑使用 SN74AXC4T245 并 通过 FPGA 控制 n0E 引脚?
非常感谢