This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74HCS595:低工作频率的可行性

Guru**** 1807890 points
Other Parts Discussed in Thread: SN74LV595A, SN74HCS595
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/957735/sn74hcs595-feasibility-for-slow-operating-frequency

器件型号:SN74HCS595
主题中讨论的其他器件:SN74LV595A

大家好、

您能给我以下客户问题的评价吗? SN74HCS595和 SN74LV595A 是其用例的候选器件。 他们考虑了这些器件是否可在大约100kHz 的工作频率下从串行转换为并行转换。 任何串行接口都适用于 UART、I2C、SCI、SPI。  

问题1.  SN74HCS595和 SN74LV595A 是否可以在大约100kHz 的缓慢工作频率下使用?  LV595A 具有输入转换要求、但 HCS595不需要输入转换、因为它具有施密特触发输入。 我假设 SN74HCS595如果使用如此慢的100kHz 操作情况、则看起来会更好。 如果您将提出任何有关8位移位寄存器的其他备选方案、请告诉我。  

此致、

佐崎武

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    时钟频率和信号边沿的速度是两个独立的特性。

    频率没有下限。

    只有当边沿低于指定的限值(例如、3.3V 时、LV 为100ns/V)时、才需要施密特触发输入。