https://e2e.ti.com/support/logic-group/logic/f/logic-forum/942915/cd4060b-reference-design
器件型号:CD4060B大家好、
如何使用 CD4060B 为两个 IC 设计两个50Hz (或更多)同步输入?
我们是否有任何参考设计或电路?
谢谢、此致、
Jamie
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/942915/cd4060b-reference-design
器件型号:CD4060B大家好、
如何使用 CD4060B 为两个 IC 设计两个50Hz (或更多)同步输入?
我们是否有任何参考设计或电路?
谢谢、此致、
Jamie
尊敬的 Emrys:
有多个 IC 需要通过50Hz +/- 0.1Hz 同步、因此我想使用 CD4060B 生成50Hz 输出、然后通过 MM74HC14MTC 向每个 IC 生成多组50Hz 输出。
目前、kHz 的晶体制造商尚未实现这一目标、可能需要通过电阻器和电容器生成50Hz。 (贵公司是否有推荐的电阻和电容值)
工作电压为3.3V
以下是 IC 的原始描述:
"需要一个外部时钟信号来同步在同一同轴通道中工作的多个域主节点的 MAC 周期,并且该信号必须连接到每个 DM 的88LX5153的 ZCD 引脚。 此50μs 必须是频率为50±0.1Hz 且周期抖动低于1 μ s 的方波。 该外部时钟信号必须具有3.3V LVCMOS 电平。 在 DCP962参考设计中、电阻分压器可根据88LX5153的要求将其振幅降低至1.5V。"
谢谢、此致、
Jamie
您好 Jamie、
对于50Hz 下的0.1Hz 精度、允许总误差为0.1/50 = 0.2%。
对信号进行分频不会改善误差、即在1.6kHz 时误差为10%的信号进行分频32次以获得50Hz 时、仍然会产生10%的误差。
我不知道从 RC 振荡器电路获得这种精度的任何方法。 即使使用完美的外部组件(0%误差 R 和 C)、逆变器的阈值也会发生变化、这会显著影响振荡频率-漂移频率和占空比为10%或更多。
从 RC 电路中真正获得这种精度的唯一方法是在制造时对每个器件的温度进行校准-调整电阻器值以在所需的工作温度/电压下获得精确的50Hz。
在我看来、一种更好的方法是使用微控制器和晶体振荡器。