This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVCH162244A:SN74LVCH162244A 耦合噪声大于 VILmax、无论其风险是否很高

Guru**** 2391415 points
Other Parts Discussed in Thread: SN74LVCH162244A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/938124/sn74lvch162244a-sn74lvch162244a-coupling-noise-is-large-than-vilmax-whether-it-has-risks-to-be-high

器件型号:SN74LVCH162244A

大家好、

我的客户 现在正在使用 SN74LVCH162244A。 因为 GND 布局不良。 FPWM0 将 信号耦合  到 FPRSNT。 我们想检查  一下、对于 高于 VIL (0.7V)的情况、一对一的760mv 是否会使实际的低电平变为高电平?  

BTW:不确定 总线保持 功能 是否在此处有所帮助。 谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Frank、

    0.7V (VIL)的输入低电压值是低电平信号的建议输入电压。  器件的阈值约为1.65V、因此不会、0.74V 的输入将不会导致器件切换。