This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD74ACT297:PLL 电路实现

Guru**** 674950 points
Other Parts Discussed in Thread: SN74LV4046A, CD74ACT297, SN74LV393A
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/913774/cd74act297-pll-circuit-implementation

器件型号:CD74ACT297
主题中讨论的其他器件:SN74LV4046ASN74LV393A

我正试图绕过前面提到的集成电路的使用。 我知道 PLL 通常是如何工作的、但由于该 IC 的数据表是我唯一掌握的信息来源、因此我对如何将其集成到我的电路中有点迷失。

我需要 PLL 生成比输入频率高256倍的频率,这是一个大约80kHz 的干净50%方波-所以,输出频率为~20.5MHz。 使用计数器 IC 来处理频率分频。 一般来说、我了解 PLL、必须将输入信号(80kHz)施加到 φA1 μ s、分频器的输出反馈到 φB μ s、分频器的输入是我的输出频率(在20.5MHz 时)、当 PLL 锁定时。 在本例中、φB μ A 的输入频率也为80kHz。

但是、这个数字 PLL 有更多的引脚、这些引脚必须是某种类型的滤波器和一个可控振荡器、这在我看来是不明显的。 这会将 MFC 输入和 I/D 输入/输出、模数控制等保留在哪里? 对于我的使用方案、我们在这些输入和输出上讨论了哪些频率? 数据表中似乎有数学作为该问题的答案、但我肯定不是数学类型的人、因此某种使用说明甚至示意图示例都非常有用。 它是否需要比分频器更多的外部组件?

谢谢!

Thomas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Thomas:

    我想您遇到的问题是、该器件不包含振荡器。  基本上、它只有一个计数器和两种类型的相位检测器(XOR 和边缘检测)封装在一起、您必须提供一个外部 VCO。

    我建议查看 SN74LV4046A --这是一款更具包容性的器件,4046功能及其使用方法上有大量材料('LV4046的工作原理与'HC4046相同)。

    在不详细介绍设计的情况下、您基本上可以选择2个电阻器(R1、R2)来设置中心频率和频率偏移、然后将其中一个相位比较器连接到低通滤波器(通常是 RC)并回路到 VCO_IN 引脚。  对于您的应用、您还需要在引脚4和3之间使用分频器(计数器)、如下所示:

    如果可能的话、我建议使用 PC1、它是一个基于 XOR 的比较器。 只要您有占空比为~50%的方波、这应该非常适合您。 其他 PC 可能有点不好。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Emrys:

    感谢您的快速回复。 我必须已经阅读过'297数据表十几次、但我仍然没有发现任何有关没有振荡器的问题。 实际上、恰恰相反。 这来自描述中的第二句、例如:

    该器件包含除 N 分频计数器之外的所有必要电路、用于构建一阶锁相环、如图1所示。

    如果数据表有新版本、最好包含该信息...

    都是如此。 在寻找器件时、我还遇到 了可能合适的 SN74LV4046A、但最终决定使用 CD74ACT297。 我想我再试一次。

    谢谢!

    Thomas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Thomas、

    我完全同意。

    当我第一次阅读数据表时、它听起来像是有一个振荡器、我花了一点时间才发现没有一个振荡器。 奇怪的是,它没有提到任何外部振荡器,特别是你所引用的语句。

    我们目前正在对旧的 HC 系列数据表进行全面检查、但在了解这些数据表时、我一定会提高清晰度、以便其他产品不会遇到相同的问题。 我已将此信息添加到勘误表跟踪器中、因此我们稍后不会忘记它。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Emrys:

    我很高兴听到您考虑改进数据表。

    同时、我(实际上很意外)发现 了一份1997年的旧 TI 应用手册、其中讨论了来自同一系列或 CD74ACT297上一代 IC 的电路应用。 我的脑海中的数学仍在我的脑海中,但它能描绘出更清晰的画面;)

    我已经订购了您之前提到的 PLL IC、看看结果如何。

    再次感谢。

    Thomas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    对于您的应用(80kHz 输入、20.48MHz 输出、假设为5V 电源)、我建议从4046的以下值开始:

    R1 = 3.5k Ω

    R2 =开路

    C1 = 43pF

    如果你遇到任何问题、请告诉我、我总是乐意为你提供帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    太棒了、谢谢!

    R1/R2/C1的这些值是针对 VCO 的输出频率(20.48MHz)还是针对低得多的 PLL 输入频率?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    它们用于 VCO 配置(20.48MHz)--尽管它们不完全适用于20.48MHz 中心频率:

    基本上、我建议将其设置为提供所能达到的最大速度、然后在环路上进行计数、将频率精确地降低到20.48MHz 并锁定。

    您可能需要对电阻值进行微调(可能会增加到4.7K 或10k)、但很可能直接使用这些设置。

    您是否知道您将用于'divide by 256'电路的计数器?

    我认为 SN74LV393A 是一个不错的选择、因为它在一个封装中有2个4位计数器、您可以轻松配置到8位计数器中。 由于它属于同一个逻辑系列、因此您可以获得与 PLL 相似的性能和良好的匹配。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、在工作台上有一个393计数器用于此目的。 目前、这不是一个 TI 器件、但... ;)