This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC2G86:仿真错误

Guru**** 1105770 points
Other Parts Discussed in Thread: SN74LVC2G86
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/907928/sn74lvc2g86-simulation-error

器件型号:SN74LVC2G86

大家好、

客户正在模拟 SN74LVC2G86、并在 SPICE 模型中遇到错误。 这是他的询问。

"我需要使用74lvc2g86并将所有电压转换为低电平、例如 VCC=-3V Vee=-8v、输入和输出也是如此。 但是、当 VCC VEE 转换为低于0v 时、pspice 模型会尝试找出 pspice 模型的错误。

我认为我在 SPICE 模型 SN742G86中发现了错误,可能还有其他使用 logic_LVC....的模型。 子电路。 pspice 组件"EMID"中的错误应计算 VCC 和 VEE 之间的中点、即应读取 EMID 中 VEE 值={0.5 * V (VCC、VEE)}、然后在给定任意 VCC 和 VEE 的情况下模型正常工作

所有 sn74lvc spice 模型都具有与 EMID 相同的错误、只是为了让您知道。"

我正在检查他当前使用的仿真工具、它显示了此错误。

此致、

Danilo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Danilo、

    我们的 PSpice 模型应在数据表中列出的建议运行条件下工作。 我们不保证模型将在该范围之外工作。

    谢谢!

    乍得克罗斯比

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    乍得、您好!

    感谢您的澄清。

    此致、

    Danilo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    乍得、您好!

    以下是客户对 SN74LVC 的 Spice 模型的回应。

    EMID 中 VEE 值={0.5*(V (VCC、VEE)+ V (VEE))}

    应该是

    EMID 中 VEE 值={0.5* V (VCC、VEE)}

    在所有 SN74LVC 上... SPICE 模型

    此致、

    Danilo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Danilo、

    感谢您的澄清、我将着手解决这些问题。

    谢谢!

    乍得克罗斯比

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    乍得、您好!

    我们希望确认 SPICE 模型是否已修复、以便我们可以向客户提供修改后的模型。

    此致、

    Danilo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Danilo、

    由于我们的所有器件的额定工作电压低于0V、并且我们没有足够的测试数据在这些电压下对这些器件进行建模、因此我不会更改我们的所有模型。 如果客户有自己想要更改的特定模型、您可以直接联系我、获取这些模型的列表、我将提供对这些模型所做更改的副本。

    我认识到这些负电压基本上是 Vcc = 5V 和 VEE = 0V、但 TI 不保证这些器件在该范围内的可操作性。

    谢谢!

    乍得克罗斯比