This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G123:欠压行为

Guru**** 2522770 points
Other Parts Discussed in Thread: SN74LVC1G123

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/903792/sn74lvc1g123-undervoltage-behavior

器件型号:SN74LVC1G123

尊敬的先生或夫人,

您的支持团队要求我通过 E2E 与您联系。

我需要有关 SN74LVC1G123欠压行为的帮助。
数据表中指出有上电复位和断电模式。 我对该器件在1.2V 至1.65V 的 VCC 范围内的行为特别感兴趣。
在这里、是否有可能在没有在输入端触发边沿的情况下输出变为高电平?
或者、在触发后输出为高电平且 VCC 降至1.65V 以下时、输出是否可能会卡在高电平?

BR

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Robin、

    器件可能会在该范围内运行。 它的功能可能与建议的电源范围内的功能相同、因此如果没有输入、则不应触发输出。 如果您在工作期间断电、则无法保证器件如何工作。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。

    1.5V 的"数据保留"是如何工作的? 输出是否可以卡在此处、或者暂挂的输出脉冲是否刚刚完成、然后 Q 变为低电平?

    哪个 VCC 电压激活"断电模式"?

    BR

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Robin、

    输出很可能不会卡住。 如果您将中位脉冲断电、脉冲的时序可能会受到影响。 IOFF 仅保证为0V