This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G58:未上电条件下的输入引脚

Guru**** 1180640 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/920827/sn74lvc1g58-input-inpededance-in-unpowered-condition

器件型号:SN74LVC1G58

您好!

根据数据表、绝对最大输入电压 Vi 为-0.1V 至6.5V、即使处于未通电状态、也可在相同的范围内实现 VO。

这是否意味着即使电源不可用、低于6.5V 的任何逻辑电平也不会损坏器件? 换句话说、ESD 钳位和基板二极管在未加电情况下不会导致低阻抗?

在未加电状态下、是否有任何关于固定弹劾的规格或粗略估计?

我假设 SPICE 模型仅在通电状态下有效、对吧?

Günter μ A

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好 Günter、

    虽然可能会说6.5V 是最大输入电压、但我们建议在"建议运行条件"中遵循最大值、因为超出"绝对最大额定值"下列出的值的应力可能会对器件造成永久损坏。 这些绝对最大额定值仅为应力额定值、对于在这些条件下或在超出"建议运行条件"下所示条件的任何其他条件下的器件功能运行、在此并未说明。 长时间处于绝对最大额定值条件下也可能影响器件的可靠性。

    话虽如此、是的、即使 VCC 为0V、此器件也应能够处理高达5.5V 的输入电压。

    谢谢!

    乍得克罗斯比