This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 和上电期间的栅极输出状态

Guru**** 1112110 points
Other Parts Discussed in Thread: SN74HC573A-Q1, SN74LVC2G08-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/764927/and-gate-output-state-during-power-up

主题中讨论的其他器件:SN74HC573A-Q1SN74LVC2G08-Q1

您好!

我刚刚从我们的论坛上浏览了这两个主题、他们非常乐于助人! 非常感谢 Emrys!

https://e2e.ti.com/support/logic/f/151/p/731172/2698649

https://e2e.ti.com/support/logic/f/151/t/755848

在这里,我还有一个疑问要澄清。 安全关键型应用中的应用。 SN74HC573A-Q1等锁存器可通过将 Oe/连接到 Vcc 并在 Q 下拉来确保加电期间的定义状态、但 Q 输出在加电期间是否无毛刺脉冲? 这是否也适用于 SN74LVC2G08-Q1、在两个 A/B/Y 上都有下拉电阻器?

非常感谢您的帮助!  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Peiheng:

    我很高兴您发现论坛上的信息对您有所帮助。 我始终努力提供完整的答案、以便人们在未来发现这些主题对他们很有用。

    我应该指出 SN74HC573A-Q1数据表中的两行以回答您的问题:

    (1)为了确保加电或断电期间的高阻抗状态、Oe\应通过一个上拉电阻器连接到 Vcc ...

    (2) OE\不影响锁存器的内部操作。 当输出处于高阻抗状态时、可以保留旧数据或输入新数据。

    根据上面的(1)、如果 OE\在电源斜升时保持高电平(等于 Vcc)、输出将保持高阻抗状态-这意味着您的下拉电阻器将在启动期间保持输出低电平、而不会出现任何毛刺脉冲。

    从上面的(2)可以看出、这样做会影响内部锁存器的启动状态。 它们仍将具有随机状态、当器件处于启用状态时、输出将根据锁存状态而变化。 这可以通过在启用输出之前通过锁存器计时数据来轻松解决,但这是一个重要的了解。

    对于 SN74LVC2G08-Q1、该器件没有输出使能。 一旦电源足够大、足以偏置所有内部电压(可能约为1V)、它就会开始驱动线路。 将输入保持在~0V 将确保 SN74LVC2G08-Q1的低输入"有效"、并且和功能将在正确的偏置可用时产生低输出。 您可能会在器件导通前看到输出电压略有上升、但通常大约为~50mV。