This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G97:SN74LVC1G97

Guru**** 2525570 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/806436/sn74lvc1g97-sn74lvc1g97

器件型号:SN74LVC1G97

大家好、

500uA 的电流过高。

如果一个输入为 VCC-0.4V 会发生什么情况。 它是否仍会消耗高电流? 那么 μ ΔIcc 将是什么?

谢谢、

Shlomi

e2e.ti.com/.../SN74LVC1G97.docx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shlomi、

    听起来您不熟悉击穿电流。 我们有一个常见问题解答、可以在此处很好地解释这一点:

    "如果一个输入为 VCC-0.4V、会发生什么情况。 它是否仍会消耗高电流? 那么 ΔIcc 会是什么?"

    您已经描述 了 ΔIcc 的定义。  该值将为500uA (最大值)。  我们建议不要在 CMOS 逻辑系统中将输入保持在远离电源轨的位置。 如果这是系统的要求、则可以添加电压转换器以降低功耗。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    500 μ A 是最 µA 环境条件下以及栅极阈值电压非常小时的最大值。

    栅极阈值电压永远不会低至 0.4V、因此在 VCC−0.4V 时、电流实际上将为零。

    您的输入信号是否真的处于 VCC−0.4V? 这听起来像是最高输出电流时的压降、而高阻抗 CMOS 输入不会发生这种情况。 是什么驱动该输入信号、是否有下拉电阻器?