This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN10KHT5541:ECL 至 TTL 逻辑:从差分输入变为单端输入

Guru**** 2386620 points
Other Parts Discussed in Thread: SN10KHT5541
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/842975/sn10kht5541-ecl-to-ttl-logic-going-from-differential-to-single-ended-inputs

器件型号:SN10KHT5541

 我将 SN10KHT5541视为电路的一部分。 我的电路涉及转换 NIM 逻辑信号(基本上是基于快速电流的逻辑、MECL)。 您可以在 NIM Wikipedia 页面上找到逻辑标准:


https://en.wikipedia.org/wiki/Nuclear_Instrumentation_Module

这是基于采用 OnSemi 的 MC10H125 ECL 至 TTL 转换器的参考电路。

https://www.onsemi.com/pub/Collateral/MC10H125-D.PDF

http://www.hephy.at/project/electronic2/__PDF__/Translator/TTL_NIM%2520user%2520manual_v10.pdf

现在、从差分输入到单端输入、我想知道必须考虑哪些因素? 是否有一些示例电路能够提供一些有关如何与 SN10KHT5541配合使用的指南? 此外、 对于 SN10KHT5541上的 OE 引脚、它们看起来是反相的、所以两个引脚是否都必须置为 GND (逻辑低电平)以确保 IC 处于活动状态? 两个引脚的功能相同、但一个用于 ECL 信号、另一个用于 TTL 逻辑电压、对吧? IC 激活时是否必须同时将这两个引脚置为有效、或者我是否应该只将其中一个引脚连接到 GND (TTL OE 引脚)?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jason、

    只需确保遵循 D/S 中提供的规格、并在器件周围保持良好的布局。 遗憾的是、我没有为您提供示例电路。

    以下是两个 OE 引脚的操作方法:

    是的、一个应该由 ECL 控制、另一个应该由 TTL 控制。 如果任一输出变为高电平、则输出将被禁用、因此您可以将其中一个保持接地状态、然后仅操作另一个。