This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV1T126:在为 OE 引脚供电的1.8V 电源下、将3.3V 信号输入此缓冲器

Guru**** 2382480 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/851240/sn74lv1t126-having-3-3v-signal-into-this-buffer-w-1-8v-power-for-the-oe-pin

器件型号:SN74LV1T126

我们的应用需要在 I/O 侧使用此缓冲器、将逻辑电压从3.3V 切换到1.8V、输入容差为5V。 通过查看该缓冲器、应使用1.8V 供电、如下所示。 需要 OE 引脚由我们的 FPGA 控制、即3.3V I/O 引脚。 我的问题是、我们是否可以从 FPGA 获得3.3V 输出来控制此由1.8V 供电的缓冲器?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    是的、该器件上的所有输入均可耐受过压、因此该器件可从3.3V 向下转换至1.8V。 OE 引脚为输入、因此也可由高于电源电压的任何电压供电、最高可达5.5V。  

    谢谢!

    卡兰