This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVT245B:确保在启动、加电期间处于高阻抗状态

Guru**** 1101210 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/847966/sn74lvt245b-ensuring-high-impedance-state-during-start-up-power-up

器件型号:SN74LVT245B

您好!

该数据表说明如下:  

'为了确保加电或断电期间的高阻抗状态、OE 应通过一个上拉电阻器连接至 VCC;该电阻器的最小值由驱动器的灌电流能力决定。'

在说"驱动器的灌电流能力"时、这是什么驱动器? 我们能否获得有关计算该上拉电阻器的更多详细信息?  

我们在启动期间看到这些信号存在问题、因此我想问这些信号在上电期间是否保持高阻抗状态。

编辑:我应该添加有关我们的应用程序的更多详细信息:

B 侧连接到 LED 阴极、A 侧连接到控制 LED 状态和亮度的微控制器 PWM 引脚。 DIR 引脚被拉高、/OE 引脚默认通过10K 电阻器拉高。 /OE 稍后由微控制器输出引脚切换。

为什么在微控制器代码未运行且/OE 引脚被拉至高电平时、我们在启动期间会看到 LED 闪烁一次?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    无论器件将 OE 信号强制为低电平、驱动器通常是微控制器的 GPIO。

    在实践中、您绝不能使用最小值的电阻器、因为这会浪费功率。 请参见应用报告《为漏极开路输出选择合适的上拉/下拉电阻器》(文献编号:SLVA485)。

    您能否显示 OE 和输出的示波器波形?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、我觉得这很奇怪。 我们通过10K 电阻器将/OE 引脚拉高。 然后、/OE 稍后由微控制器 GPIO 引脚切换。 我在原始帖子中添加了更多应用数据。 我们仍然看到允许电流流动的输出在微控制器切换(启用)/OE 引脚之前发生。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我们能否获得启动的原理图和一些示波器截图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很抱歉,我目前无法提供这些信息。 我想知道当该器件处于隔离模式且输出连接到 LED 阴极时、该器件的输出会发生什么情况? 电流是否会流过 LED?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    抱歉、我不是要将其标记为已解决。 输出将进入高阻态、在高阻态下、数据表中将出现泄漏电流规格。 该电流可能会流过 LED、但它将处于 uA 范围内。