This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD74HC112:3基频输出风险

Guru**** 2391415 points
Other Parts Discussed in Thread: CD74HC112, SN74HCS74-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/847270/cd74hc112-3-base-frequency-output-risk

器件型号:CD74HC112
主题中讨论的其他器件: SN74HCS74-Q1

我们将 CD74HC112用于基于60Hz 的20Hz 波形、并使用该部件进行尝试。

但输出波形是特殊的、无占空比50%输出。

我们尝试遵循网站 sch 中的建议

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    CD74HC112没有被称为"D"的引脚。

    请显示您实际使用的原理图。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Lanjie,

    这可以通过 SN74HCS74-Q1来实现。 它是一个双通道 D FF、允许您执行此操作。 不仅如此、该器件还具有施密特触发输入、允许您向 CLR 引脚添加 RC 延迟电路以执行上电复位。 这将允许您在每次断电时将 FF 默认为特定状态。