This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC8T245:大电流消耗问题

Guru**** 2394305 points
Other Parts Discussed in Thread: SN74LVC8T245

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/780420/sn74lvc8t245-problem-with-large-current-consumption

器件型号:SN74LVC8T245

您好!
SN74LVC8T245有问题。

我按方案中所示连接它。

但当 OE 为高电平时、我的器件开始消耗过多电流。


在 PCB 板上进行测试后、我单独连接了该芯片、以消除 PCB 的任何影响并获得相同的结果。

使用此 IC 进行测试(Vccb 处的电流表):


1) Vcca - 3.3V、Vccb - 3.3V、DIR 连接到 Vcca、OE 连接到 Vcca

2) Vcca - 3.3V、Vccb - 5.5V、DIR 连接到 Vcca、OE 连接到 Vcca

3) Vcca - 5.5V、Vccb - 3.3V、DIR 连接到 Vcca、OE 连接到 Vcca

4) Vcca - 3.3V、Vccb - 5.5V、DIR 连接到 Vcca、OE 连接到 GND

5) Vcca - 5.5V、Vccb - 3.3V、DIR 连接到 Vcca、OE 连接到 GND

6) Vcca - 5.5V、Vccb - 5.5V、DIR 连接到 Vcca、OE 连接到 GND

为什么在 OE 电平较高且 Vccb > Vcca (输出禁用)时会出现高电流消耗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Egor、

    OE 为高电平的器件会将 A/B 通道相互隔离(Hi-Z)。
    两个通道(A 和 B)上的输入电路仍处于激活状态、需要进行定义、使其不会浮动到接近阈值(Vcc/2)的值。 是否可以在通道上使用弱下拉电阻并查看它是否会降低电流消耗?
    是否需要3.3至5.5V 的转换、或者是否降低了多少?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的回复。

    >>3.3V 至5.5V 的转换是必需的还是较低的?
    是的、我需要3.3至5.5V 的转换。 根据文档、最大电压值为6.5V、因此我决定5.5仍位于安全范围的上边缘。

    >>是否可以在通道上使用弱下拉电阻并查看它是否会降低电流消耗?
    我尝试在两侧的 IO 端口添加100千欧的下拉电阻器、并且电流已达到预期水平。 感谢你的建议。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这是一个好知识、eGor。

    感谢您的确认。