This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74HCS74:时钟边沿问题

Guru**** 1892145 points
Other Parts Discussed in Thread: SN74HCS74, SN74LVC1G00, SN74LVC1G132
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1169809/sn74hcs74-clock-edge-issue

器件型号:SN74HCS74
主题中讨论的其他器件: SN74LVC1G00SN74LVC1G132

您好、逻辑专家、

  我使用 sn74HCS74  来控制电源开/关。 下面是我的原理图。

 时钟信号由 SN74LVC1G00。的输出驱动

 我遇到的问题如下:

 Q 输出由上升沿和下降沿时钟信号改变

 在我将 SN74LVC1G00替换为 SN74LVC1G132后、该电路工作正常。

 很明显是时钟信号引起的问题、但我感到困惑! 原因是、SH74HCS74输入允许慢速或高噪声输入
信号?

谢谢!

Tyrael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    数字门的输出信号始终具有快速边沿。

    '132器件具有施密特触发输入、'00没有。 因此、该栅极的输入信号存在问题。 您尚未在原理图中显示这些参数。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复!

    这是我的原理图

    信号 RTCINT 是 RTC 报警中断的输出、GH1248是放大开关 IC、在激活时输出低电平。

    信号 PWRCON 来自一个 MCU 引脚。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当 PWRCON 改变时、U5 B 输入上信号的上升沿将非常慢、这是因为电压通过 R4弱上拉。 (由于 R6、下降沿也可能很慢。) 如果 U5没有施密特触发输入、这将导致振荡。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    [引用 userid="96787" URL"~/support/logic-group/logic/f/logic-forum/1169809/sn74hcs74-clock-edge-issue/4401728 #4401728"]当 PWRCON 发生变化时、U5 B 输入端的信号上升沿将非常慢、因为电压通过 R4弱上拉。 (由于 R6、下降沿也可能很慢。) 如果 U5没有施密特触发输入、这将导致振荡。[/quot]

    大家好、Clemens、

    我可以看到您的意思, 慢速边沿输入信号可能导致时钟信号输出异常。  

    不过、我还不能理解、下面是 SN74HCS74的信号波形。

    the rising-edge of clock

    the falling-edge of clock

     黄色信号是时钟、绿色信号是 Q~。

    时钟信号的波形从屏幕截图中可以看出、SN74HCS74的输出在下降沿时钟信号上仍然发生变化。

    感谢您的耐心!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    采样率太低、无法看到振荡。 如果可能、请使用1 GSA/s。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    时钟信号的波形证明了您的观点。

    感谢您的帮助!!