This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AUC74:SN74AUC74在输入偏置时消耗高电流

Guru**** 2384270 points
Other Parts Discussed in Thread: SN74AUC74
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/820131/sn74auc74-sn74auc74-draws-high-current-when-inputs-biased

器件型号:SN74AUC74

我将 SN74AUC74和 SN74AUC86组合用于相位检测器(请参阅下文)。 驱动 SN74AUC74的芯片具有摆动电压约为1.25V 的差分输出。 我使用了偏置平衡-非平衡变压器将差分输出转换为单端输入。 但是、偏置似乎会导致 SN74AUC74发生闩锁、因为器件的电流消耗大于30mA。 我大概需要添加一个电阻器或二极管、或者确保器件在预设/清零状态下启动。 你推荐什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    逻辑信号应位于电源轨或其附近。 如果不是、两个输入晶体管都会被激活、您会得到交叉电流。

    虽然原理图的分辨率太低、无法读取、但我怀疑输入端的电容器会使信号边沿慢于允许的20ns/V

    请参阅 [常见问题解答]慢速或浮点输入如何影响 CMOS 器件?

    要处理模拟信号、请在逻辑门的前面放置一个比较器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Donna:

    我能否获得 SN74AUC74器件的时钟输入和 d 输入的一些示波器截图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Clemens、

    感谢您的回复。 此时实际上并未放置时钟输入上的电容器。

    该 拓扑在之前的系统中使用的是 SN74LVC74、而不是 SN74AUC74。 即使在待机模式下(即无时钟输入)、SN74LVC74的电流消耗也不超过5mA。 SN74AUC74为何与众不同?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    其他逻辑系列为 μ ΔICC 指定了一个值、但不为 AUC 指定。 这可能表明、处理非数字信号绝不是 AUC 的设计注意事项。 此外、支持低电源电压需要晶体管具有非常低的阈值电压、因此这将解释更高的交叉电流。

    Δt Δv、即使对于 LVC 器件、这些单端信号也超出了建议的工作条件(VIL、VIH、Δ V/Δ Σ)。

    我重复使用比较器的建议。 (这些可能能够替代平衡-非平衡变压器。)