This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LS14:在构建缓慢上升、快速下降电路时产生意外电压

Guru**** 2387830 points
Other Parts Discussed in Thread: SN74LS14, SN74HC14
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/597396/sn74ls14-unexpected-voltages-when-building-a-slow-rise-fast-fall-circuit

器件型号:SN74LS14
主题中讨论的其他器件: SN74HC14

我使用 SN74LS14芯片实现了以下电路、但在 C10上产生了意外电压。

假设 TIMER_START 最初为0V、这意味着 C10上的电压大约为4.5V。 我设计的电路希望当 TIMER_START 连接到4.5V 时、C10两端的电压在≈5.1秒内下降到0V、但实际上、C10两端的电压仅下降到1V (即使在非 TIMER_START_NET 上的电压为0V)

有趣的是、当我将 SN74LS14芯片(TTL 集成电路)与 SN74HC14芯片(CMOS 集成电路)互换时、我的电路运行良好(C10上的电压实际上下降至0V)。 有人知道为什么 TTL 芯片上 C10上的电压不会下降到0V?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    µA C10的顶部为1V、U7F 的输出为0V、则这意味着 R30上的电流为2 μ A、该电流必须来自 U7A 的输入。 这是 TTL 输入的预期结果、该值低于最大指定输入电流(IIL)。

    如您所见、CMOS 输入具有更高的阻抗。