This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC74A:有关 PRE 的 VIL 电压的问题

Guru**** 2534260 points
Other Parts Discussed in Thread: SN74LVC74A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/756883/sn74lvc74a-question-about-the-vil-voltage-of-pre

器件型号:SN74LVC74A

大家好、

    我的客户在1.8V 工作电压下使用 SN74LVC74A、并且已经生产出产品。  最初、它们希望使用 PRE=L、CLR=H 输入来初始化 Q 输出(Q=H、~Q=L)。  但是、当他们测试时序(CLK=Low)时、他们发现 预电压为0.754V (VIL MAX=0.35*VCC=0.63V)和 CLR=1.8V、因此预电压 不符合 VIH 阈值电压。  最后、他们的产品大约98%是正常的(初始 Q=H、~Q=L)、大约2%是不良的(初始 Q=L、~Q=H)。  意外的初始化会使其系统始终复位。

     它们 关心稳定性。 请分析可能影响 VIL 阈值电压的因素。 随着时间的推移、好产品是否会由于预电压而变得不良。

   非常感谢!

此致

正泉路

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zhengquan:

    这里有两个大问题。

    (1)此 CMOS 器件的输入_太慢(~20ms)、可能会对器件造成损坏。 请查看数据表的"建议运行条件"表以了解适当的输入转换率。 (10ns/V)

    此主题有一个常见问题解答、介绍了施加慢速输入时 CMOS 器件会发生什么情况:

      

    (2) VIH 是_非_阈值规格。 这里有一个常见问题解答对此进行了解释:

      

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很抱歉、我在第一次回答中留下了一条重要提示。  有一个很好的视频解释了如何正确地将慢速信号应用到 CMOS 输入-- 本视频专门讨论上电复位信号、但相同的概念也可用于任何慢速输入情况(并且 PRE\信号可能使用视频中所示的相同电路):