This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74HC165:申请原理图审阅

Guru**** 2419530 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/612879/sn74hc165-request-schematic-review

器件型号:SN74HC165

您好!

我想在我们的网络应用中使用 TI 的 SN74HC165PW 移位寄存器。

我已经使用 TI PISO 移位寄存器对配置了一个16位寄存器、如下面所示。 原理图中是否有任何问题?

e2e.ti.com/.../TI-shift-review.pdf

谢谢、

终端

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 TS:
    在 U143上、D、E 和 F 输入需要在有效逻辑电平(GND 或 Vcc)端接-否则、您将具有可能导致过流的浮动 CMOS 输入。

    否则、原理图是正确的。

    布局有一个问题--只是要确保走线不会给链接的移位寄存器之间的时钟信号增加太多的延迟。 如果需要、最好先让链中的最后一个寄存器移位。 最好是时钟信号同时到达所有器件。