This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC2G125:关于输入最大频率

Guru**** 2383210 points
Other Parts Discussed in Thread: SN74LVC2G125
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/610207/sn74lvc2g125-about-input-maximum-frequency

器件型号:SN74LVC2G125

您好!

 

关于 SN74LVC2G125上的最大输入频率、我的客户提出了一个问题。

(问题)

无论输出电压(1.8/2.5/3.3/5V)如何、它是否高达100MHz (最大值)?

还是它会因输出电压而异?

 

此致、

Tao2199

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    图6不超过75MHz。

    10ns 的 tpd 值对应于50MHz。 (传播延迟时间不一定与频率直接相关、但3.3V 时引用的100MHz 值与 该 tpd 值匹配。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Tao、

    克莱明是正确的。 在不同的电压下、传播延迟时间不同、但这并不一定意味着器件无法创建干净的信号、这只是意味着可能存在比单个时钟周期更长的额外延迟。

    在较低的电压下、输出驱动器无法尽快驱动输出、因此 tpd 会增加、但在较高的电压下、输出必须驱动更高的输出、这可能需要更长时间才能在下一级达到有效的 VIH 电平。

    考虑到所有因素、该器件应能够在 VCC 上实现100MHz 以上的频率、具体取决于电路条件。 您需要确保 PCB 针对此类高速单端信号进行了优化(最大限度地缩短了布线长度、最大限度地减小了输出电容并优化了布线布局)、以便能够获得所需的频率。

    我知道这并非完全是肯定或否定的答案、但需要控制太多的外部变量、以确保系统在100MHz 下良好运行、即使包括您对输出端噪声和信号完整性的容限也是如此。 在理想条件下、该器件应该能够支持该器件、但基准测试最好是测试信号是否能在您的系统中工作。

    最棒的
    Michael