This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AHC123A:单周期脉冲发生器

Guru**** 2380860 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/711988/sn74ahc123a-one-cycle-pulse-generator

器件型号:SN74AHC123A

大家好、

我想用 LM555 计时器 IC 制作一个单周期脉冲发生器。 为芯片上电后的脉冲时序为:高电平(300ms)-->低电平(1s)-->高电平(持续到断电为止)。

帮助我使用 LM555创建 一个电路、以满足所需的脉冲(如下所示)。

                                           300ms 高          1秒低电平                       保持高电平、直至断电

一旦 IC 上电、脉冲应在高边沿启动。

此致、

Jitendra                  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jitendra、

    假设上电速度很快、下面的电路将是一种仅使用一个 IC 的"粗糙"解决方案。  

    我说粗略是因为它不会为您提供精确的脉冲长度(涉及很多变量)。 这也是一个您希望在实施设计之前在工作台上进行评估的电路、以使时序尽可能接近所需的值。 操作的快速摘要。 连接到 B 输入的 RC 电路将在上电后提供300ms 的时间。 电容器电压应在一个时间常数内达到 IC 的输入阈值电压(RC = 300ms)。 当达到阈值时、IC 将在连接到 Rext/Cext 和 Cext 的 RC 电路设置的时间内触发将输出驱动为低电平(RC = 1s)。 然后、输出将保持高电平、直到断电(假设输入上没有额外的上升沿)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我想将 R+C 应用到第一个定时器上的 CLR 引脚上、该定时器设置为较短的时间、但大于电源上电时间(上电触发)。 然后、第1个计时器运行300ms、然后它触发 IC 中的第2个计时器。 第二个计时器运行1秒。 唯一的问题是、第二个计时器可能会在加电时意外触发。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    这也是一个很好的解决方案、我认为在上电期间有一些防止触发的保护措施。 我必须深入研究它才能找出答案。 每种方法的时序都有一定差异、因此如果精度很关键、那么使用单稳多谐振荡器可能不是最佳选择。 如果它们可以承受一定的容差、那么这将是一个很好的1 IC 解决方案。