This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVT125:高阻态模式不能正常工作

Guru**** 2381880 points
Other Parts Discussed in Thread: SN74LVT125
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/706061/sn74lvt125-hi-z-mode-doesn-t-work

器件型号:SN74LVT125

尊敬的所有人:

我的 AA 电池在 以下条件下使用 SN74LVT125:

VCC 3.3V

VIN (1A、2A、3A、4A)= GND

由 FPGA 驱动的1OEn、2OEn、3OEn、4OEn (GND、3.3V 电平)

输出1Y、2Y、3Y、4Y 全部连接在一起、将电阻器上拉至5V

客户已注意 到、除非最小电流流入负载(上拉电阻器)、否则输出不会达到高阻抗级(改变 OEN 的状态)。

在高阻态条件下、如果上拉电阻为14K Ω、XY 将达到1.4V、而上拉电阻为13K Ω、则器件正常工作。

这种现象是否正确? 您能解释一下吗?

此致、

Domenico

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Domenyko、
    "高阻态"的含义似乎有些混淆。 这是一个高阻抗、也称为断开连接的输出。 如果输出处于"Hi-Z"状态、则输出为悬空状态、节点处的电压未知。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Emrys:

    该器件的输出通过上拉电阻连接到5V。 因此、当通过 OEn 引脚启用 Hi-Z 时、输出应达到5V。

    客户已注意到、只有上拉电阻低于13k Ω(至5V)时才会发生这种情况。

    当电阻高于13k 欧姆时、缓冲器的输出电路似乎没有很好地偏置、而以 Hi-Z 的方式驱动它

    当处于高阻态时,是否需要允许最小灌电流流入输出级?

    此致、

    Domenico

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Domenico:
    您是否可以发布器件输入/输出的原理图和示波器截图?

    此外、是否已将器件与新 IC 交换以查看问题是否消失、或者是否在所有电路板上都发生了100%的时间?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Emrys:

    客户还测试了其他器件、并完成了测试台。

    我有原理图和屏幕截图、但我更喜欢通过电子邮件共享。

    此致、

    Domenico

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢 Domenico、
    请将此主题标记为"已解决"、以便我们可以解决问题。