This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC2G17:施密特触发缓冲器

Guru**** 2535750 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1182850/sn74lvc2g17-schmitt-trigger-buffer

器件型号:SN74LVC2G17

根据缓冲器数据表,输入=输出。 但是,当我在不提供输入的情况下签入 hyperlynx 工具时,在输出引脚处获取信号。

请帮我解决这个问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    作为数字逻辑门、该器件具有两种有效输入状态、输入电压< VIL、输入电压> VIH。 这些限制或浮动输入之间的输入电压无效、并且输出的行为未定义(它们可能会驱动低电平、高电平或振荡)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复、现在我提供了有效的意见、下面是我的观察结果。

    情况:1 -->输入电压= 0.6V,这是一个有效值,但输出仍在振荡。 (跟随输入)?

    CASE2:Vinput = 0、但输出仍然振荡。

    共源共栅3:Vinput = 3.3、但输出仍在振荡。

    输出行为不符合数据表、请 帮助您理解。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    IBIS 模型不会复制功能-它仅复制输入阻抗和输出波形。

    您可以将其视为波形记录器。 我们会在不同条件下记录器件的波形、然后当您触发 IBIS 模型时、器件会在输出端回放该波形。 它们对了解信号完整性问题非常有帮助、但对系统级仿真没有帮助。 为此、我们建议使用我们的行为 PSpice 模型。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢你。