This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVT16244B:压摆率

Guru**** 2386610 points
Other Parts Discussed in Thread: SN74LVT16244B
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/684901/sn74lvt16244b-slew-rate

器件型号:SN74LVT16244B

大家好、团队:

我的客户使用 SN74LVT16244B、发现输入压摆率(14ns/v)高于数据表规格(10ns/v)。

他们想要确认:

1.是否对 SN74LVT16244BDGGR 应用提供14ns/V 正常?

2.为什么我们在 SN74LVT16244BDGGR 数据表中限制最大压摆率? 如果客户的设计超过此规格、会产生什么影响?

非常感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Andrew:

    由于 CMOS 器件的工作方式、建议输入转换上升或下降速率的最大值为10ns/V。

    有一份很好的应用报告、其中解释了违反此规范的可能下降: 慢速或浮点 CMOS 输入的影响

    关于"是否可以违反数据表规格"的问题--答案将始终为"否,但..." 我们只能保证器件在数据表规格内运行。  极小的偏差(例如4ns/V 输入上升速率)可能不会导致任何问题、但它超出规格范围、因此我们无法保证任何问题。

    请告诉我是否可以提供进一步的帮助。